《計(jì)算機(jī)組成原理(本科)》22年6月課程考核-00001
試卷總分:100 得分:100
一、單選題 (共 20 道試題,共 40 分)
1.DMA方式正確的描述是( )
A.既然能用于高速外圍設(shè)備的信息傳送,也就能代替中斷方式
B.不能取代中斷方式
C.也能向CPU請(qǐng)求中斷處理數(shù)據(jù)傳送
D.能取代中斷方式
2.采用虛擬存儲(chǔ)器的主要目的是( )
A.提高主存儲(chǔ)器的存取速度
B.擴(kuò)大存儲(chǔ)器空間,并能進(jìn)行自動(dòng)管理
C.提高外存儲(chǔ)器的存取速度
D.擴(kuò)大外存儲(chǔ)器的存儲(chǔ)空間
3.設(shè)主存容量為256K字,Cache容量為2K字,頁(yè)面大小為4,按字編址,則當(dāng)Cache和內(nèi)存的映射方式為直接映射時(shí),內(nèi)存地址A0 ~ A17中的表示Cache頁(yè)號(hào)編碼為( )
A.A0 ~ A4
B.A2 ~ A10
C.A11 ~ A17
D.A0 ~ A1
4.在計(jì)數(shù)器定時(shí)查詢方式下,若每次計(jì)數(shù)從上一次計(jì)數(shù)的終止點(diǎn)開(kāi)始,則( )
A.設(shè)備號(hào)小的優(yōu)先級(jí)高
B.每個(gè)設(shè)備使用總線的機(jī)會(huì)相等
C.設(shè)備號(hào)大的優(yōu)先級(jí)高
D.以上都不正確
5.微型機(jī)系統(tǒng)中,主機(jī)和高速硬盤進(jìn)行數(shù)據(jù)交換一般采用(? ??)方式。
A.程序中斷控制
B.直接存儲(chǔ)訪問(wèn)(DMA)
C.程序直接控制
D.通道控制
6.高速緩沖存儲(chǔ)器 Cache 一般采取()
A.隨機(jī)存取方式
B.順序存取方式
C.半順序存取方式
D.只讀不寫方式
7.根據(jù)傳送信息的種類不同,系統(tǒng)總線分為( )
A.地址線和數(shù)據(jù)線
B.地址線、數(shù)據(jù)線和控制線
C.地址線、數(shù)據(jù)線和響應(yīng)線
D.數(shù)據(jù)線和控制線
8.CPU中的譯碼器主要用于( )
A.地址譯碼
B.指令譯碼
C.選擇多路數(shù)據(jù)到ALU
D.數(shù)據(jù)譯碼
9.在下列四句話中,最能準(zhǔn)確反映計(jì)算機(jī)主要功能的是( )
A.計(jì)算機(jī)可以存儲(chǔ)大量信息
B.計(jì)算機(jī)能代替人的腦力勞動(dòng)
C.計(jì)算機(jī)是一種信息處理機(jī)
D.計(jì)算機(jī)可實(shí)現(xiàn)高速運(yùn)算
10.如果標(biāo)志寄存器Z=1?,則表明( )
A.運(yùn)算結(jié)果為負(fù)
B.運(yùn)算結(jié)果為1
C.運(yùn)算結(jié)果為0
D.運(yùn)算結(jié)果為正
11.如果多項(xiàng)式為G(X)=X3 +X +1,有效信息位1010,則其CRC校驗(yàn)碼為( )
A.1010101
B.1010011
C.1010111
D.1001011
12.在一地址格式的指令中,下列描述正確的是( )
A.僅有一個(gè)操作數(shù),其地址由指令的地址碼提供
B.可能有一個(gè)操作數(shù),也可能有兩個(gè)操作數(shù)
C.一定有兩個(gè)操作數(shù),另一個(gè)是隱含的操作數(shù)
D.只能有一個(gè)操作數(shù)的邏輯運(yùn)算
13.假設(shè)寄存器 R 中的數(shù)值為 200 ,主存地址為 200 和 300 的地址單元中存效的內(nèi)容分別是 300 和 400 ,則( )方式下訪問(wèn)到的操作數(shù)為 200。
A.直接尋址 200
B.寄存器間接尋址(R)
C.存儲(chǔ)器間接尋址(200)
D.寄存器尋址 R
14.5. 某機(jī)字長(zhǎng)32位,其中1位符號(hào)位,31位表示尾數(shù)。若用定點(diǎn)小數(shù)表示,則最大正小數(shù)為_(kāi)____。
A.+(1 – 2-32)
B.+(1 – 2-31)
C.2-32
D.2-31
15.指令周期是指( )
A.CPU從主存取出一條指令的時(shí)間
B.CPU執(zhí)行一條指令的時(shí)間
C.CPU從主存取出一條指令加上執(zhí)行一條指令的時(shí)間
D.時(shí)鐘周期時(shí)間
16.2. 寄存器間接尋址方式中,操作數(shù)處在______。
A.通用寄存器
B.主存單元
C.程序計(jì)數(shù)器
D.堆棧
17.19. 變址尋址方式中,操作數(shù)的有效地址等于______。
A.基值寄存器內(nèi)容加上形式地址(位移量)
B.堆棧指示器內(nèi)容加上形式地址(位移量)
C.變址寄存器內(nèi)容加上形式地址(位移量)
18.DMA是在( )之間建立的直接數(shù)據(jù)通路。
A.CPU與外設(shè)
B.主存與外設(shè)
C.外設(shè)與外設(shè)
D.CPU與主存
19.中央處理器是指( )
A.運(yùn)算器
B.控制器
C.運(yùn)算器和控制器存儲(chǔ)器
D.運(yùn)算器和控制器
20.某磁盤的記錄面的內(nèi)磁道直徑為22cm,外磁道直徑為33cm,道密度為80道/cm,則這個(gè)磁盤每面的磁道數(shù)量是( )
A.440
B.880
C.760
D.1024
二、判斷題 (共 10 道試題,共 40 分)
21.在寄存器直接尋址方式中,指定寄存器中存放的是操作數(shù)。
22.SRAM存儲(chǔ)器是利用電容電荷存儲(chǔ)信息。
23.計(jì)算機(jī)程序的編譯執(zhí)行方式中,程序的目標(biāo)代碼可以脫離源程序代碼直接被CPU所識(shí)別執(zhí)行。
24.8421碼用二進(jìn)制求和時(shí),當(dāng)和超過(guò)9時(shí),需要加6進(jìn)行調(diào)整修正。
25.Cache和內(nèi)存的組相聯(lián)映射方式中,Cache組號(hào)可以直接從內(nèi)存地址中提取,從而可以快速地在Cache空間中定位組。
26.CPU中保存當(dāng)前正在執(zhí)行的指令的寄存器為指令寄存器IR。
27.計(jì)算機(jī)硬件系統(tǒng)中,基本字長(zhǎng)是指參與一次定點(diǎn)運(yùn)算的操作數(shù)位數(shù)。
28.轉(zhuǎn)移指令執(zhí)行結(jié)束后,目標(biāo)地址可放在任意寄存器中。
29.總線分類中的控制總線的特點(diǎn)是雙向傳輸。
30.傳統(tǒng)的諾依曼機(jī)器采用串行處理的工作機(jī)制,即逐條執(zhí)行指令序列。
三、簡(jiǎn)答題 (共 2 道試題,共 20 分)
31.DMA方式和程序中斷方式比較有什么不同?
32.試述浮點(diǎn)數(shù)規(guī)格化的目的和方法。