東大22年春學(xué)期《計(jì)算機(jī)組成與系統(tǒng)結(jié)構(gòu)》在線平時(shí)作業(yè)2-00001
試卷總分:100 得分:100
一、單選題 (共 15 道試題,共 75 分)
1.設(shè)寄存器內(nèi)容為10000000,若它等于-1,則為______。
A.原碼
B.補(bǔ)碼
C.反碼
D.移碼
2.某單片機(jī)的系統(tǒng)程序,不允許用戶在執(zhí)行時(shí)改變,則可以選用______作為存儲(chǔ)芯片。
A.SRAM
B.閃速存儲(chǔ)器
C.cache
D.輔助存儲(chǔ)器
3.計(jì)算機(jī)操作的最小時(shí)間單位是 。
A.時(shí)鐘周期
B.指令周期
C.CPU周期
D.微周期
4.指令的尋址方式有順序和跳躍兩種方式,采用跳躍尋址方式,可以實(shí)現(xiàn)______。
A.堆棧尋址
B.程序的條件轉(zhuǎn)移
C.程序的無條件轉(zhuǎn)移
D.程序的條件轉(zhuǎn)移或無條件轉(zhuǎn)移
5.相聯(lián)存貯器是按______進(jìn)行尋址的存貯器。
A.地址方式
B.堆棧方式
C.內(nèi)容指定方式
D.地址方式與堆棧方式
6.某機(jī)字長64位,存儲(chǔ)器容量是32MB。若按半字編址,那么它的尋址范圍是______。
A.64M
B.32M
C.16M
D.8M
7.在虛擬存貯器中,當(dāng)程序正在執(zhí)行時(shí),由______完成地址映射。
A.程序員
B.編譯器
C.裝入程序
D.操作系統(tǒng)
8.“與非”門中的某一個(gè)輸入值為“0”,那么它的輸出值______。
A.為“0”
B.為“1”
C.取決于正邏輯還是負(fù)邏輯
D.要取決于其他輸入端的值
9.直接、間接、立即三種尋址方式指令的執(zhí)行速度,由快至慢的排列順序是______。
A.直接、立即、間接
B.直接、間接、立即
C.立即、直接、間接
D.立即、間接、直接
10.下列有關(guān)存儲(chǔ)器的描述中,不正確的是______。
A.多體交叉存儲(chǔ)器主要解決擴(kuò)充容量問題
B.訪問存儲(chǔ)器的請(qǐng)求是由CPU發(fā)出的
C.cache與主存統(tǒng)一編址,即主存空間的某一部分屬于cache
D.cache的功能全由硬件實(shí)現(xiàn)
11.一個(gè)256K×8的存儲(chǔ)器,其地址線和數(shù)據(jù)線總和為______。
A.16
B.18
C.26
D.20
12.某SRAM芯片,其容量為512×8位,除電源和接地端外,該芯片引出線的最小數(shù)目應(yīng)是______。
A.17
B.23
C.50
D.19
13.為了便于實(shí)現(xiàn)多級(jí)中斷,保存現(xiàn)場信息最有效的辦法是采用______。
A.通用寄存器
B.堆棧
C.存儲(chǔ)器
D.外存
14.在中斷發(fā)生時(shí),由硬件保護(hù)并更新程序計(jì)數(shù)器PC,而不由軟件完成,主要是為 ______。
A.能進(jìn)入中斷處理程序并能正確返回原程序
B.節(jié)省內(nèi)存
C.使中斷處理程序易于編制,不易出錯(cuò)
D.提高處理機(jī)速度
15.主存貯器和CPU之間增加cache的目的是______。
A.解決CPU和主存之間的速度匹配問題
B.擴(kuò)大主存貯器容量
C.擴(kuò)大CPU中通用寄存器的數(shù)量
D.既擴(kuò)大主存貯器容量,又?jǐn)U大CPU中通用寄存器的數(shù)量
二、判斷題 (共 5 道試題,共 25 分)
16.與微程序控制器相比,組合邏輯控制器的速度較快。
17.計(jì)算機(jī)唯一能直接執(zhí)行的語言是機(jī)器語言。
18.Cache的功能由軟硬件共同實(shí)現(xiàn)。
19.DRAM芯片地址線復(fù)用是為了減少芯片引出線的數(shù)目。
20.一條微指令由若干條機(jī)器指令組成。