西交《微機原理與接口技術(shù)》在線作業(yè)
試卷總分:100 得分:100
一、單選題 (共 30 道試題,共 60 分)
1.80486CPU進行算術(shù)和邏輯運算時,可處理的信息的長度為( )。
A.32位
B.16位
C.8位
D.都可以
2.在下面關(guān)于微處理器的敘述中,錯誤的是( ) 。
A.微處理器是用超大規(guī)模集成電路制成的具有運算和控制功能的芯片
B.一臺計算機的CPU含有1個或多個微處理器
C.寄存器由具有特殊用途的部分內(nèi)存單元組成,是內(nèi)存的一部分
D.不同型號的CPU可能具有不同的機器指令
3.若用MB作為PC機主存容量的計量單位,1MB等于( )字節(jié)。
A.210個字節(jié)
B.220個字節(jié)
C.230個字節(jié)
D.240個字節(jié)
4.運算器在執(zhí)行兩個用補碼表示的整數(shù)加法時,判斷其是否溢出的規(guī)則為( )。
A.兩個整數(shù)相加,若最高位(符號位)有進位,則一定發(fā)生溢出
B.兩個整數(shù)相加,若結(jié)果的符號位為0,則一定發(fā)生溢出
C.兩個整數(shù)相加,若結(jié)果的符號位為1,則一定發(fā)生溢出
D.兩個同號的整數(shù)相加,若結(jié)果的符號位與加數(shù)的符號位相反,則一定發(fā)生溢出
5.運算器的主要功能是( )。
A.算術(shù)運算
B.邏輯運算
C.算術(shù)運算與邏輯運算
D.函數(shù)運算
6.指令A(yù)DD CX,55H[BP]的源操作數(shù)的尋址方式是( )。
A.寄存器尋址
B.直接尋址
C.寄存器間接尋址
D.寄存器相對尋址
7.設(shè)(SS)=3300H,(SP)=1140H,在堆棧中壓入5個字數(shù)據(jù)后,又彈出兩個字數(shù)據(jù),則(SP)
=( )
A.113AH
B.114AH
C.1144H
D.1140H
8.若SI=0053H,BP=0054H,執(zhí)行SUB SI,BP后,則( )。
A.CF=0,OF=0
B.CF=0,OF=1
C.CF=1,OF=0
D.CF=1,OF=1
9.已知(BP)=0100H,(DS)=7000H,(SS)=8000H,(80100H)=24H,(80101H)=5AH,(70100H)
=01H,(70101H)=02H,指令MOV BX,[BP]執(zhí)行后,(BX)=( ) 。
A.0102H
B.0201H
C.245AH
D.5A24H
10.實模式下80486CPU對指令的尋址由( )決定。
A.CS,IP
B.DS,IP
C.SS,IP
D.ES,IP
11.使用80486匯編語言的偽操作指令定義: VAL DB 2 DUP(1,2,3 DUP(3),2 DUP
(1,0)) 則在VAL存儲區(qū)內(nèi)前十個字節(jié)單元的數(shù)據(jù)是( )。
A.1,2,3,3,2,1,0,1,2,3
B.1,2,3,3,3,3,2,1,0,1
C.2,1,2,3,3,2,1,0
D.1,2,3,3,3,1,0,1,0,1
12.下列四條指令都可用來使累加器清"0",但其中不能清"進位"位的是( ) 。
A.XORAL,AL
B.ANDAL,0
C.MOVAL,0
D.SUBAL,AL
13.若(AX)=96H,(BX)=65H,依次執(zhí)行ADD AX,BX指令和DAA指令后,(AL)=( )。
A.0FBH
B.01H
C.61H
D.0BH
14.下列能使CF標志置1的指令是( ) 。
A.CMC
B.CLC
C.STC
D.CLD
15.MOV AX,[BP+SI]隱含使用的段寄存器是( )。
A.CS
B.DS
C.ES
D.SS
16.計算機工作中只讀不寫的存儲器是( )。
A.DRAM
B.ROM
C.SRAM
D.EEPROM
17.下面關(guān)于主存儲器(也稱為內(nèi)存)的敘述中,不正確的是( )。
A.當前正在執(zhí)行的指令與數(shù)據(jù)都必須存放在主存儲器內(nèi),否則處理器不能進行處理
B.存儲器的讀、寫操作,一次僅讀出或?qū)懭胍粋€字節(jié)
C.字節(jié)是主存儲器中信息的基本編址單位
D.從程序設(shè)計的角度來看,cache(高速緩存)也是主存儲器
18.CPU對存儲器或I/O端口完成一次讀/寫操作所需的時間稱為一個( )周期。
A.指令
B.總線
C.時鐘
D.讀寫
19.存取周期是指( )。
A.存儲器的寫入時間
B.存儲器的讀出時間
C.存儲器進行連續(xù)寫操作允許的最短時間間隔
D.存儲器進行連續(xù)讀/寫操作允許的最短時間3間隔
20.下面的說法中,( )是正確的。
A.EPROM是不能改寫的
B.EPROM是可改寫的,所以也是一種讀寫存儲器
C.EPROM是可改寫的,但它不能作為讀寫存儲器
D.EPROM只能改寫一次
21.主存和CPU之間增加高速緩存的目的是( )。
A.解決CPU和主存間的速度匹配問題
B.擴大主存容量
C.既擴大主存容量,又提高存取速度
D.增強CPU的運算能力
22.采用虛擬存儲器的目的是( )。
A.提高主存速度
B.擴大外存的容量
C.擴大內(nèi)存的尋址空間
D.提高外存的速度
23.某數(shù)據(jù)段位于以70000起始的存儲區(qū),若該段的長度為64KB,其末地址是( )。
A.70FFFH
B.80000H
C.7FFFFH
D.8FFFFH
24.微機系統(tǒng)中的存儲器可分為四級,其中存儲容量最大的是( )。
A.內(nèi)存
B.內(nèi)部寄存器
C.高速緩沖存儲器
D.外存
25.下面的說法中,( )是正確的。
A.指令周期等于機器周期
B.指令周期大于機器周期
C.指令周期小于機器周期
D.指令周期是機器周期的兩倍
26.按與存儲器的關(guān)系,I/O端口的編址方式分為( )。
A.線性和非線性編址
B.集中與分散編址
C.統(tǒng)一和獨立編址
D.重疊與非重疊編址
27.在中斷傳送方式下,主機與外部設(shè)備間的數(shù)據(jù)傳送通路是( )。
A.數(shù)據(jù)總線DB
B.專用數(shù)據(jù)通路
C.地址總線AB
D.控制總線CB
28.狀態(tài)信息是通過( )總線進行傳送的。
A.數(shù)據(jù)
B.地址
C.控制
D.外部
29.下列總線中,屬于局部總線的是( )。
A.ISA
B.EISA
C.MCA
D.PCI
30.利用程序查詢方式傳送數(shù)據(jù)時,CPU必須讀( )以判斷是否傳送數(shù)據(jù)。
A.外設(shè)的狀態(tài)
B.DMA的請求信號
C.數(shù)據(jù)輸入信息
D.外設(shè)中斷請求
二、判斷題 (共 20 道試題,共 40 分)
31.80486的邏輯段不允許有段的重疊和交叉。
32.在80486的32位標志寄存器中,其每一位都有一定的含義。
33.若一個數(shù)據(jù)塊的起始地址為20A0H:0F6H,則該數(shù)據(jù)塊起始地址的實際地址是21B60H
。
34.SP的內(nèi)容可以不指向堆棧的棧頂。
35.寄存器尋址其運算速度較低。
36.指令MOV AX,[BX]的源操作數(shù)是寄存器尋址方式。
37.對堆棧區(qū)的操作必須遵循先進先出的原則。
38.比較兩個帶符號數(shù)的大小,可根據(jù)CF標志來判斷。
39.邏輯操作符AND,OR,XOR和NOT,只能用于數(shù)字表達式。
40.不能給段寄存器賦立即數(shù)。
41.OF位可用來表示有符號數(shù)的溢出。
42.無條件轉(zhuǎn)移指令只能用于段內(nèi)直接轉(zhuǎn)移。
43.MOV AX,[BP]的源操作數(shù)的物理地址為16*(DS)+(BP)。
44.指令MOV DI,OFFSET [BX][SI]是正確的。
45.指令MOV CS,BX是非法的。
46.靜態(tài)隨機存儲器中的內(nèi)容可以永久保存。
47.總線周期是指CPU執(zhí)行一條指令所需的時間。
48.無論采用何種工藝,動態(tài)RAM都是利用電容存儲電荷的原理來保存信息的。
49.Cache是一種快速的靜態(tài)RAM,它介于CPU與內(nèi)存之間。
50.尋址256M字節(jié)內(nèi)存空間,需28條地址線。